# 7. Verilog

# Rappresentazioni HDL

Per descrivere e progettare circuiti hardware, si usano appositi linguaggi di descrizione, detti hardware description languages (HDL). Il loro scopo è quello di fare l'analisi del circuito, per descriverne le funzioni logiche, mentre per la produzione e la sintesi ottimizzata del circuito vengono usati appositi strumenti CAD (Computer Aided Design).

I principali HDL sono:

- SystemVerilog
- VHDL 2008

In questo corso, si analizzerà solo l'uso del Verilog.

### Da HDL ai circuiti

Gli HDL permettono di trasformare in modo semplice il codice in una *netlist* che descrive l'hardware (per esempio, una lista di porte ed i cavi che le connettono), sottoforma di file testuale o disegno schematico. Il sintetizzatore logico applicherà delle ottimizzazioni per ridurre la quantità di hardware necessario.

In genere è possibile anche eseguire simulazioni per fare debug del comportamento dei circuiti prima di produrli come hardware.

Quando si scrive codice verilog, è comodo pensare al sistema in termini di logica combinatoria, registri ed automi a stati finiti.

# |Sintassi verilog

#### I moduli in verilog

In verilog, un qualsiasi blocco hardware con input e output è chiamato modulo: per esempio, porte AND o multiplexer sono moduli hardware.



Possiamo dividere i moduli in due categorie:

- Moduli comportamentali: descrivono quello che un modulo fa
- Moduli strutturali: descrivono come il modulo è formato da moduli più semplici (per esempio, un decodificatore formato da porte AND)

#### Modulo comportamentale

Diamo un'occhiata al seguente modulo ed analizziamo la sintassi del linguaggio:

```
module example(input logic a, b, c, output logic y); assign y = -a \& -b \& -c \mid a \& -b \& -c \mid a \& -b \& c; endmodule
```

Notiamo che la dichiarazione di un modulo è simile a quella di una funzione nei linguaggi di programmazione.

- module ed endmodule servono per indicare l'inizio e la fine del modulo che stiamo dichiarando
- example è il nome del modulo
- ~ è l'operatore NOT, & è l'operatore AND e | è l'operatore OR

La sintesi di questo modulo produrrebbe il seguente circuito già ottimizzato (le <u>mappe di Karnaugh</u> e la tavola di verità verificano che il circuito descritto è stato già ottimizzato in fase di sintesi):



#### Alcune cose di cui tenere conto:

- Il linguaggio è Case sensitive ( reset e Reset non sono lo stesso segnale)
- I nomi non possono iniziare con numeri (2mux non è un nome valido)
- Gli spazi bianchi sono ignorati
- Gli \_ nella scrittura dei numeri sono ignorati (ex. 1010\_1010 = 10101010)
- Si possono scrivere commenti

```
// commento su una riga
/* commento
multilinea*/
```

#### Modulo strutturale

Si possono definire moduli semplici per comporre un modulo più complesso (proprio come si possono definire funzioni che fanno cose semplici per usarle in funzioni che fanno cose più complesse).

```
module and3(input logic a, b, c,
                    output logic y);
        assign y = a \& b \& c;
endmodule
module inv(input logic a,
                   output logic y);
        assign y = -a;
endmodule
module nand3(input logic a, b, c,
                          output logic y);
usato
        logic n1;
        and3 andgate(a,b,c,n1); // istanza del modulo and3
        inv inverter(n1, y); // istanza del modulo inv
```

## Operatori bitwise, bus ed operatori di riduzione

Con a[3:0] stiamo indicando un bus a 4 bit denominati dal più significativo al meno significativo, indicandoli con i propri indici: considerando per esempio a[3]=1, a[2]=0, a[1]=1, a[0]=1, allora a rappresenta 1011.

Il modulo in questione prende in input due bus da 4 bit, ed in output restituisce il risultato delle operazioni tra i due bus effettuate tramite gli operatori bitwise, che agiscono sia su segnali a singolo bit che su bus multi-bit. Considerando per esempio a=1011 e b=1100, il risultato delle operazioni sarà:

- y1 = 1000
- y2 = 1111
- y3 = 0111
- y4 = 0111
- y5 = 0000

Inoltre, i numeri usati nella notazione per rappresentare un bus sono gli indici, quindi gli stessi bus usati nell'esempio potevano anche essere scritti come a[4:1], usando i relativi indici, oppure a[0:3] per specificare i bit dal meno significativo al più significativo.

Il circuito in forma minimale sintetizzato da questo modulo è il seguente:



Quindi, quando scriviamo [3:0], ci stiamo riferendo ad un bus di 4 bit, dal più significativo al meno significativo, del segnale. Per esempio, con un bus a ad 8 bit 10011100, con a[3:0] ci stiamo riferendo a 1100.

Infine, si possono applicare gli operatori di riduzione sui bus, che implicano l'azione di una porta logica ad input multipli su un singolo bus.

#### Che corrisponde a:



Gli operatori di riduzione si applicano anche per OR, XOR, NAND, NOR e XNOR, ricordando che l'XOR multi-input esegue il controllo di parità: restituisce true se una quantità dispari di input sono true.

## Assegnamento condizionale

L'assegnamento condizionale del verilog permette di scegliere il valore di un segnale in base ad un input di condizione

Praticamente, si tratta dell'utilizzo di quello che in molti linguaggi di programmazione è detto operatore ternario. Si può leggere come "Se c è vero, allora ritorna d1, altrimenti ritorna d0".



Il costrutto if-else esiste, ma può essere usato solo dentro il corpo di initial (per descrivere un processo di inizializzazione eseguito una volta sola) ed always (per descrivere logica sequenziale), che vedremo più avanti.

# |Segnali interni

Come abbiamo accennato in precedenza, si possono usare segnali interni che agiscono come variabili locali.



# Precedenza degli operatori

Nella valutazione delle espressioni, viene data priorità maggiore alle operazioni in alto, e minore alle operazioni in basso.

| Simbolo      | Significato      |  |  |
|--------------|------------------|--|--|
| ~            | NOT              |  |  |
| *, /, %      | mult, div, mod   |  |  |
| +, -         | add, sub         |  |  |
| << , >>      | shift            |  |  |
| <<< , >>>    | arithmetic shift |  |  |
| <, <=, >, >= | comparison       |  |  |
| ==, !=       | equal, not equal |  |  |
| &, ~&        | AND, NAND        |  |  |
| ^, ~^        | XOR, XNOR        |  |  |
| , ~          | OR, NOR          |  |  |
| ?:           | Ternary operator |  |  |

# Numeri

I numeri possono essere specificati in binario, ottale, decimale o esadecimale.

Di default viene usata la rappresentazione decimale, ma è consigliato specificare i numeri con la notazione *N'Bvalue*, dove N è il numero di bit, B è la base e value è il valore.

| Numero       | Numero di Bits  | Base        | Valore decimale | In memoria |
|--------------|-----------------|-------------|-----------------|------------|
| 3'b101       | 3               | Binario     | 5               | 101        |
| 'b11         | Non specificato | Binario     | 3               | 000011     |
| 8'b11        | 8               | Binario     | 3               | 00000011   |
| 8b'1010_1011 | 8               | Binario     | 171             | 10101011   |
| 3'd6         | 3               | Decimale    | 6               | 110        |
| 6'042        | 6               | Ottale      | 34              | 100010     |
| 8'hAB        | 8               | Esadecimale | 171             | 10101011   |
| 42           | Non specificato | Decimale    | 42              | 000101010  |

## II tipo logic

Il tipo logic in verilog può assumere come valori 0, 1, z e x.

- x indica un livello logico non valido: se un bus è simultaneamente portato a 0 ed 1, il risultato è x che indica conflitto. All'inizio di una simulazione, nodi a stati come gli output dei <u>flip-flop</u> sono inizializzati su uno stato indefinito, che in verilog è x. Viene assegnato il tipo x anche a segnali non inizializzati.
- z indica un valore flottante. Viene utilizzato in modo particolare nel *tristate buffer*, il quale quando è abilitato ha come output lo stesso valore dell'input, e quando è disabilitato l'output è z.

# Esempi di manipolazione dei bit

#### Assegnazione manuale dei bit

```
assign y = {a[2:1], {3{b[0]}}, a[0], 6'b100_010};

// Considerando y come un bus a 12 bit, y corrisponde allora a
y = a[2] a[1] b[0] b[0] b[0] a[0] 1 0 0 0 1 0
```

- a[2:1] prende il terzo ed il secondo bit di a
- {3{b[0]}} prende 3 volte il primo bit di b
- a[0] prende il primo bit di a
- 6'b100\_010 prende 100010 in binario usando 6 bit. Ricordiamo che gli \_ nella rappresentazione dei numeri servono solo per rendere il codice più leggibile, verilog li ignora.

#### Uso di due mux per generare le due parti di un segnale



#### Tristate buffer

Il tristate buffer ha 3 possibili stati: HIGH (1), LOW (0) e floating (z).

- Quando en è vero, il tristate buffer trasferisce il valore di input in output
- Quando en è falso, il tristate buffer restituisce il valore z in output.



# Logica sequenziale

SystemVerilog usa idiomi per descrivere latch, Flip Flip ed automi a stati finiti.

La maggior parte dei sistemi commerciali moderni usa Flip Flop di tipo D sensibili al fronte positivo di clock. In verilog, la parola chiave always rappresenta segnali che mantengono il loro vecchio valore finché un evento specificato nella loro sensitivity list non avviene, il che li fa cambiare eseguendo delle istruzioni specificate dall'utente. Dunque con una sensitivity list adatta, possiamo usare always per implementare circuiti sequenziali.

Inoltre, poiché definiamo logica sequenziale dentro i blocchi always, è possibile utilizzare il costrutto if-else.

# |Flip Flop

#### 

always\_comb è una versione di always usata per modellare circuiti combinatori e produce warning se viene usato per rappresentare logica non combinatoria.

always\_ff è una versione di always usata appositamente per modellare la logica dei Flip Flop, e produce warning se viene usato per rappresentare una logica diversa da quella tipica dei Flip Flop.

always\_latch è una versione di always usata appositamente per modellare la logica dei latch, e produce warning se viene usato per rappresentare una logica diversa da quella tipica dei latch.

Vedremo l'utilizzo di tutti e tre.

#### 

assign e = rappresentano assegnamenti bloccanti, ovvero i valori dei segnali sono assegnati uno alla volta nell'ordine in cui compaiono nel codice, come ci aspetta nei normali linguaggi di programmazione.

<= invece rappresenta un assegnamento non bloccante, ovvero i valori dei segnali sono assegnati tutti insieme contemporaneamente.

Specifichiamo la sensitivity list inserendo gli eventi da osservare tra parentesi, dopo il simbolo @. In questo caso, stiamo dicendo di eseguire il corpo dell' always\_ff ogni volta che il clock raggiunge il fronte positivo.

Il simbolo <= rappresenta un' assegnamento non bloccante, ed è usato al posto di assign dentro gli always.



All' inizio della simulazione o quando un circuito viene alimentato per la prima volta, l'output di un Flip Flop o registro è sconosciuto (che come abbiamo detto in precedenza, è rappresentato da  $\times$ ). È dunque buona pratica usare registri resettabili per far partire il sistema in uno stato ben definito e conosciuto.

I reset possono essere

- asincroni, cioè avvengono immediatamente
- sincroni, cioè avvengono al prossimo fronte di clock positivo

Qui il reset è sincrono perché la sensitivity list aspetta il fronte di clock positivo per eseguire il corpo dell'always\_ff, anche se il segnale di reset è stato impostato prima.



Il reset è asincrono perché la sensitivity list osserva anche il fronte positivo del reset per eseguire il corpo dell' always\_ff, che dunque avviene appena reset è portato ad 1.



Si potrebbe anche implementare un segnale di enable che abilita i cambiamenti del Flip Flop, semplicemente eseguendo l'assegnazione del valore di input solo quando tale segnale è attivo.

In questo modo il reset è istantaneo e l'ingresso del Flip Flop viene considerato solamente se anche il segnale di enable è attivo, altrimenti non viene eseguito nulla e viene mantenuto il vecchio valore.



#### Latch

Come per i Flip Flop, possiamo usare always per modellare un latch.

always\_latch da solo corrisponde all'uso di una sensitivity list con tutti i segnali di ingresso del modulo always\_latch, quindi nel nostro caso corrisponde a scrivere always @(clock, d), perché sono dichiarati come input.

Dunque, per come abbiamo definito il modulo, se il clock o d sono HIGH allora viene eseguito il corpo dell'always\_latch, il quale indica che quando il clock è HIGH, d passa attraverso q, altrimenti q mantiene il suo vecchio valore.



# Always nella logica combinatoria

always viene usato per descrivere circuiti sequenziali, perché ricordano lo stato precedente se non ne viene esplicitamente assegnato un'altro.

Tuttavia, è possibile descrivere anche logica combinatoria, ma:

- La sensitivity list DEVE rispondere ai cambiamenti di tutti gli input
- Tutti gli output *DEVONO* avere valori di default o comunque avere un valore indipendentemente dalla combinazione di ingresso, altrimenti verrebbe generato un latch che mantiene il valore corrente.

Per fare ciò, si usa always\_comb.

always\_comb non ha bisogno di una sensitivity list esplicita, perché il suo corpo viene eseguito ogni volta che i segnali sulla destra di = o <= vengono modificati.

Quindi, in questo caso si comporta come always@(a), ma è più comodo da usare perché non mi devo preoccupare di aggiungere manualmente i segnali alla sensitivity list, o eventualmente rinominare i segnali se decido di cambiargli nome.

#### If-else, case e casez

Il vantaggio nell'uso di always\_comb è la possibilità di usare if-else, case e casez per modellare logica combinatoria più complessa.

#### Case

case funziona come il costrutto "*switch*" nei linguaggi di programmazione normale, ovvero in base al valore di una variabile viene eseguita una certa operazione.

Tuttavia, per essere interpretato come un circuito combinatorio devono essere specificate tutte le combinazioni di input, oppure deve essere specificato un caso di default. In assenza di questi requisiti, il circuito sarà invece interpretato come sequenziale, e nei casi non specificati verrà mantenuto il vecchio valore.

```
module sevenseg(input logic [3:0] data,
                            output logic [6:0] segments);
        always_comb
                case(data)
                        4'b0000: segments = 7'b111_1110;
                        4'b0001: segments = 7'b011 0000;
                        4'b0010: segments = 7'b110 1101;
                        4'b0011: segments = 7'b111 1001;
                        4'b0100: segments = 7'b011 0011;
                        4'b0101: segments = 7'b101_1011;
                        4'b0110: segments = 7'b101_1111;
                        4'b0111: segments = 7'b111_0000;
                        4'b1000: segments = 7'b111 1111;
                        4'b1001: segments = 7'b111 0011;
                        default: segments = 7'b000 0000;
                endcase
endmodule
```

#### If-Else

Si possono usare anche i costrutti if eventualmente seguiti da else ma, anche in questo caso, devono essere specificate tutte le combinazioni di input, altrimenti verrà prodotto un circuito sequenziale. Nel seguente codice viene definito un circuito con priorità, cioè si valuta l'espressione con il bit più singnificativo impostato a True.

```
if (a[3]) y = 4'b1000;
else if (a[2]) y = 4'b0100;
else if (a[1]) y = 4'b0010;
else if (a[0]) y = 4'b0001;
else y = 4'b0000;
endmodule
```

#### Casez

Il costrutto casez si comporta come case, ma nella definizione delle combinazioni è possibile usare il carattere ? per definire un don't care. Per essere interpretato come circuito combinatorio, valgono le stesse regole del case.

Reimplementiamo il precedente circuito con priorità usando il casez:

# Automi a stati finiti

Per definire un automa a stati finiti in un HDL, bisogna modellare le 3 parti che lo formano:

- Un Flip Flop registratore di stato, che tiene traccia dello stato attuale dell'automa, detto *state register*
- Un circuito combinatorio che produce lo stato futuro dell' automa in base all'input ed allo stato attuale, detto *next state logic*
- Un circuito combinatorio che produce l'output, detto output logic

Definiamo dunque un'automa a stati finiti di un circuito che usa un contatore per contare i cicli di clock, e restituisce 1 sui i cicli di clock divisibili per 3.

Il passaggio di stato avviene sul fronte d'onda positivo, e restituisce un bit di output che è 1 quando torniamo allo stato S0, cioè ogni 3 colpi di clock.



# // output logic assign q = (state == S0); endmodule

- Con typedef enum logic [1:0] {S0, S1, S2} statetype; stiamo:
  - Definendo un nuovo tipo (typedef)...

endcase

- ...che è una enumerazione (enum), cioè un insieme di valori costanti a cui ci possiamo riferire con un nome...
- ... il cui valore è rappresentato da due bit di tipo logic (logic [1:0])...
- ...dove i nomi usati per riferirci a questi valori costanti (cioè la loro codifica) sono  $S0,\,S1$  ed S2 ( {S0, S1, S2} )...
- ... ed infine per riferirmi a questo tipo uso il nome *statetype*.
- Il valore dell'enumerazione di default è incrementale, quindi i valori assegnati ad i nomi saranno S0= 00 , cioè 0, S1= 01 , cioè 1, e S2= 11 , cioè 2.
- Lo *state register* usa <u>il segnale asincrono di clear</u> per riportare in qualsiasi momento l'automa nello stato S0, altrimenti ad ogni colpo di clock l'automa passerebbe allo stato successivo. E'utile per impostare lo stato iniziale del circuito.
- Il next state logic controlla il valore dello stato (che ricordiamo essere uno degli enum S0= 00 , S1= 01 o S2= 11 ) ed imposta lo stato futuro di conseguenza. L'aver usato l'enum ci ha permesso di usare il nome dello stato nel case, invece del valore binario che rappresenta lo stato, rendendo il codice più leggibile.
- Infine, l'*output logic* assegna all'output il risultato del confronto tra lo stato corrente ed S0: se il confronto risulta vero (quindi lo stato attuale è S0) l'output è 1, altrimenti è 0.

# **Testbenches**

I testbench sono moduli usati per testare il corretto funzionamento di un altro modulo, che prende il nome di Device Under Test (DUT).

I testbench contengono istruzioni per applicare gli input al DUT e per verificare che gli output prodotti siano corretti. Gli input ed il rispettivo output desiderati sono chiamati test vectors (o stimoli).

I testbench possono essere:

- Semplici: Viene applicato lo stimolo e generato l'output, ma non ci sono controlli espliciti che verifichino l'equivalenza tra l'output generato e quello atteso
- Self-checking: Viene applicato lo stimolo, ed i valori di output sono verificati esplicitamente tramite l'uso di assert o altri costrutti di verifica. Il valore atteso è recuperato da una funzione.

• Self-checking con testvectors: Viene applicato lo stimolo, ed i valori di output sono verificati esplicitamente tramite l'uso di assert o altri costrutti di verifica. Il valore atteso è dichiarato come parte del test vector, dunque posso dichiarare una procedura di controllo ed applicarla sequenzialmente ad ogni test vector.

#### Definire un testbench

#### Testbench semplice

Consideriamo il seguente modulo:

Procediamo a creare un testbench semplice per verificarne il corretto funzionamento:

- initial begin ed end specificano dove inizia un blocco di codice che deve essere eseguito una volta sola, all'inizio della simulazione. Dentro questo blocco è ammesso l'uso del costrutto if-else.
- \$monitor è una funzione built-in che stampa sulla console (stdout) il valore delle variabili ogni volta che cambiano valore. "%4d a=%b b=%b c=%b y=%b" indica come formattare l'output, e dopo vengono inseriti i valori che vanno messi al posto dei codici con %, un po'come il printf in C.

- \$time è una variabile interna di verilog che tiene il tempo in unità di simulazione (per esempio, cicli).
- #10 Introduce un delay di 10 unità di simulazione prima di proseguire con il codice. Questi delay permettono di applicare gli input nell'ordine desiderato.
- \$finish fa terminare la simulazione.

Dunque, compilando con iverilog ed avviando la simulazione su questo testbench andiamo ad "osservare" le variabili a, b, c ed y, poi assegniamo a tutte il valore 0 (e questo cambiamento verrà notato da \$monitor, che stamperà i valori), aspettiamo un delay di 10 unità, poi assegniamo il valore 1 a b (e questo cambiamento verrà notato da \$monitor, che stamperà i valori nuovamente), aspettiamo un altro delay di 10 unità e poi la simulazione finisce.

Il problema di questo metodo di testbench è che l'utente deve manualmente controllare i risultati e verificare la correttezza degli output, dunque è un processo tedioso ed è possibile fare errori di distrazione.

#### Testbench self-checking

Ridefiniamo sillyfunction per essere un po' più semplice, in modo da rendere meno verboso il codice dei test self-checking e self-checking con test vectors.

I testbench self-checking consistono nel controllare in modo esplicito tutti i valori di output generati mano a mano che cambiamo i valori di input.

```
c = 1; #10;
if (y != 0) $display("011 failed.");
a = 1, b = 0, c = 0; #10;
if (y != 1) $display("100 failed.");
c = 1; #10;
if (y != 1) $display("101 failed.");
b = 1, c = 0; #10;
if (y != 0) $display("110 failed.");
c = 1; #10;
if (y != 0) $display("111 failed.");
end
endmodule
```

\$display() è una funzione built-in che stampa sulla console (stdout) la stringa specificata.

Il problema di questo approccio è che va scritto codice di controllo per ogni test vector, che diventa scomodo sopratutto con moduli più grandi e complessi.

#### Testbench self-checking con testvectors

Il metodo più modulare per eseguire testbench è quello dei testbench self-checking con test vectors. Consiste nel definire il segnale di clock e delle variabili in cui mettere gli input ed il relativo output atteso, e poi:

- Metto tutti i test vectors in un file e li carico in un array
- Sul fronte di salita di clock, prendo il test vector, assegno i suoi valori alle variabili apposite create prima e genero l'output dalle combinazioni di input prese dal test vector
- Sul fronte di discesa di clock, confronto l'output generato e quello atteso, segnalando gli errori.
- Ripeto con il test vector successivo.

Inizio creando il file contenente i test vectors, con estensione .tv . I test vector vanno scritti nel formato abc\_y , dove abc sono gli input ed y è l'output.

```
000_1
001_0
010_0
011_0
100_1
101_1
111_0
```

Adesso inizio a scrivere il modulo del testbench pezzo per pezzo. Innanzitutto definiamo le variabili, instanziamo il dut e definiamo come si comporta il clock.

Adesso carichiamo i testvectors dal file "*myTests.tv*" dentro l'array. Abbiamo usato la funzione built-in \$readmemb per leggere valori binari, ma avremmo potuto usare invece \$readmemh per leggere valori esadecimali. Impostiamo inoltre il valore iniziale di vectornum ed errors a 0 ed eseguiamo un reset, in modo da poter iniziare da zero i test.

Ora assegno il valore dei test vectors sul fronte di salita del clock. Con {a, b, c, yExpected} = testvectors[vectornum]; sto dicendo di prendere il vectornum-esimo elemento dell'array, ed assegnare i bit dell'elemento alle variabili a, b, c ed yExpected.

```
// Applica i test sul fronte positivo di clock
always @(posedge clock)
```

Poi sul fronte di discesa confronto l'output generato dal dut con quello atteso, e se il test fallisce stampo sulla console le informazioni del test in questione, l'output generato dal dut e l'output che mi aspettavo. Per stampare valori esadecimali invece che binari nel \$display, usa %h invece di %b.

Infine, incremento l'indice dell'array per caricare il nuovo test vector al prossimo fronte positivo, e se li ho finiti, stampo un resoconto e faccio finire il testbench. Gli operatori === e !== servono per eseguire comparazioni tra valori logici che possono essere 0, 1, z o x, e quando si cerca di accedere all'elemento di un array out of bounds viene restituito un valore composto solo da bit impostati a valore x, che posso dunque usare per identificare l'aver finito i testvector.

Questo è il codice per intero:

```
module testbench3();
  logic clock, reset;
```

```
logic a, b, c, yExpected;
        logic [31:0] vectornum, errors;
        logic [3:0] testvectors[10000:0];
        sillyfunction dut(a,b,c,y);
        always // No sensitivity list = è eseguito sempre
                begin
                        clock = 1; #5; clock = 0; #5;
                end
        initial
                begin
                        $readmemb("myTests.tv", testvectors);
                        vectornum = 0; errors = 0;
                        reset = 1; \#27; reset = 0;
                end
        always @(posedge clock)
                begin
                        #1; {a, b, c, yExpected} =
                        testvectors[vectornum];
                end
        always @(negedge clock)
                if (~reset) begin // salta durante i reset
                        if (y != yExpected) begin
                                $display("Error: inputs = %b", {a, b,
c});
                                $display(" outputs = %b (%b
expected)",y,yExpected);
                                errors = errors + 1;
                        end
```

## | Monitoraggio con forme d'onda

Per visualizzare il comportamento del circuito come forma d'onda attraverso GTKwave, diciamo ad iverilog di generare anche il file Value Change Dump (*VCD*), aggiungendo sotto ad initial begin le istruzioni per creare il file e modificando i valori per controllare l'andamento del circuito con le varie combinazioni di input.

Proviamo ad applicare tali modifiche al testbench semplice che abbiamo definito prima:

```
#10;
    b = 1; c = 0;
    #10
    c = 1;
    #10
    a = 1; b = 0; c = 0;
    #10
    c = 1;
    #10
    b = 1; c = 0;
    #10
    c = 1;
    #10
        $finish;
        end
endmodule
```

Le forme d'onda visualizzabili in GTKwave sono simili alle seguenti:



In questo caso i delay #10 sono considerati da 100ns, che è il tempo che passa tra le variazioni dei valori a b c .

# Lanciare un testbench (Linux/WSL)

• Scarica <u>Icaus Verilog</u>

- Per visualizzare le forme d'onda, scarica <u>GTKwave</u>
- Compila il testbench:
- \$ iverilog -g2005-sv -s nomeModuloTestbench NomeFile.sv (genera nella stessa cartella un file a.out)
- Esegui il testbench:
- \$ ./a.out
- Visualizza la forma d'onda:
- \$ gtkwave nomeFile.vcd, dal menu a sinistra scegli il DUT da analizzare e fai doppio click sulle variabili che vuoi visualizzare per aggiungerle al grafico.